Practical Design and Evaluation of a 1 kW PFC Power Supply Based on Reduced Redundant Power Processing Principle
نویسندگان
چکیده
منابع مشابه
ThF3-1 : Design of a 1 kW PFC Power Supply Based on Reduced Redundant Power Processing Principle
This paper presents a single phase power factor correction (PFC) power supply topology based on a non-cascading connection of a current-fed full-bridge converter and a buckboost converter, both converters being operated in continuous conduction mode (CCM). Due to the reduced redundant processing of power, the non-cascading structure can inherently achieve a higher overall efficiency compared to...
متن کاملapplication of upfc based on svpwm for power quality improvement
در سالهای اخیر،اختلالات کیفیت توان مهمترین موضوع می باشد که محققان زیادی را برای پیدا کردن راه حلی برای حل آن علاقه مند ساخته است.امروزه کیفیت توان در سیستم قدرت برای مراکز صنعتی،تجاری وکاربردهای بیمارستانی مسئله مهمی می باشد.مشکل ولتاژمثل شرایط افت ولتاژواضافه جریان ناشی از اتصال کوتاه مدار یا وقوع خطا در سیستم بیشتر مورد توجه می باشد. برای مطالعه افت ولتاژ واضافه جریان،محققان زیادی کار کرده ...
15 صفحه اولA Family of PFC Voltage Regulator Configurations with Reduced Redundant Power Processing
This paper discusses a systematic method for deriving basic converter configurations that achieve power factor correction (PFC) and voltage regulation. The discussion begins with a general three-port representation of power supplies that provide PFC and voltage regulation. Based on this representation and a power flow consideration, a systematic procedure is derived to generate all possible min...
متن کاملDesign and Simulation of a New DC Power Supply Based on Dual Bridge Matrix Converter
A conventional high power DC power supply systems consist of a three-phase diode rectifier followed by a high frequency converter to supply loads at regulated DC voltage. These rectifiers draw significant harmonic currents from the utility, resulting in poor input power factor. In this paper, a DC power supply based on dual-bridge matrix converter (DBMC) with reduced number of switches is p...
متن کاملdesign of an analog ram (aram)chip with 10-bit resolution and low-power for signal processing in 0/5m cmos process
برای پردازش سیگنال آنالوگ در شبکه های عصبی ، معمولا نیاز به یک واحد حافظه آنالوگ احساس میشود که بدون احتیاج به a/d وd/a بتواند بطور قابل انعطاف و مطمئن اطلاعات آنالوگ را در خود ذخیره کند. این واحد حافظه باید دارای دقت کافی ، سرعت بالا ، توان تلفاتی کم و سایز کوچک باشد و همچنین اطلاعات را برای زمان کافی در خود نگهدارد. برای پیاده سازی سیستمی که همه این قابلیتها را در خود داشته باشد، کوشش...
15 صفحه اولذخیره در منابع من
با ذخیره ی این منبع در منابع من، دسترسی به آن را برای استفاده های بعدی آسان تر کنید
ژورنال
عنوان ژورنال: IEEE Transactions on Industrial Electronics
سال: 2008
ISSN: 0278-0046
DOI: 10.1109/tie.2007.909078